峰峰值电压纹波规格为 VPFC 的 5%,故电容应为: 本例中的 PFC 输出电容选用 3 个并联的 680 mF 电容。在此设计示例中,三通道 PFC 的目标应用是家用电器电源,因此没有保持时间要求。 为了提高系统效率,FAN9673 集成了可编程 PFC 输出电压功能 (PVO)。如图 6 所示,当 PFC 输出电压远高于交流输入的峰值电压时,用户可以从 MCU 向 PVO 引脚发送直流信号以降低 PFC 输出电压。 建议将 PFC 输出电压设置为至少比交流输入的峰值电压高 25 V。此外,还需要考虑与 PFC 输出电压调节密切相关的其他因素,例如保持时间、PF 和输入电流的 THD 标准。 VPVO 与调节 PFC 输出电压的反馈电压目标值之间的关系为: 对于低交流输入,一旦确定了所需 PFC 输出电压 VPFC2,所需直流电压电平 VPVO 可通过下式确定: 图 6. 两级 PFC 输出模块 PVO 功能用于改变 PFC 的输出电压 VPFC,它应至少比 VIN 高 25 V。 图 7. PFC 控制电路 图 7 所示为 PFC 控制电路。控制电路设计的第一步是考虑电压环路的控制窗口以选择 PFC 转换器的电流检测电阻。FAN9673 使用了线路前馈,因此消除了控制信号中的输入电压项,输出功率与电压控制误差放大器的输出 VVEA 成正比,如下式所示: RM 是乘法器的输出电阻,用于将电流命令转换为电压型信号。GMAX 为 2,是根据内部控制环路的系数和在 POUT-MAX 条件下预先假设的 VVEA 电平(4~5V 左右)得出的。 |