如上图,Vdrop的幅值为: 上面这种工况是占空比比较低,如以下公式那样实际充电时间小于4倍RC常数。充电不足,电压跌落较大。使VRboot大于∆VBS/2。 那么Vdrop=VRboot+∆VBS/2不再成立,而变成Vdrop=∆VBS,波形见图4。 这时: 这样自举电压的跌落就比较小,而且可以忽略自举电阻上的压降,只与自举电容决定的纹波有关。 图4:Vdrop波形:条件占空比远大于4倍的自举电阻和电容的时间常数/Ts
|
粤公网安备 44030702001224号|关于本站|小黑屋|Archiver|手机版|无线电爱好网
( 粤ICP备15040352号 )
GMT+8, 2025-6-19 13:27 , Processed in 0.093600 second(s), 17 queries .